主要内容

硬件软件部署

在目标硬件上部署和运行硬件-软件模型

生成C代码(需要嵌入式编码器®),并使用外部模式或处理器在环(PIL)模式在目标硬件上部署和运行硬件-软件模型。输入是您的SoC设备的可部署模型,它包括:

  • 从您的原始模型生成的比特流,包含您的HDL IP核。

  • 一个软件接口模型,包含配置的设备驱动程序,允许您的处理器和FPGA之间的通信,以及用于嵌入式处理器的C代码生成。

输出是为在目标硬件上运行的软硬件设备生成的代码。

有关工作流的更多详细信息,请参见FPGA和SoC硬件概述

硬件软件部署工作流

主题

  • 处理器和FPGA同步

    在HDL Workflow Advisor中,您可以选择一个处理器/ FPGA同步模式为您的处理器和FPGA生成用于嵌入式系统集成项目的自定义IP核。

Baidu
map