DSP HDL工具箱
为fpga、asic和soc设计数字信号处理应用程序
DSP HDL Toolbox™提供预验证,硬件就绪的Simulink®用于开发信号处理应用程序的块和子系统,如无线、雷达、音频和传感器处理。它包括了MATLAB接口的模板®和Simulink以及参考示例。
使用这个工具箱,您可以建模、探索和模拟DSP算法的硬件架构选项。IP块支持串行和并行处理的实现,因此您可以探索资源使用、电源和每秒千兆采样(GSPS)吞吐量性能之间的设计空间。
工具箱算法允许您在VHDL中生成可读、可合成的代码®和Verilog®(与HDL Coder™)。您还可以从使用这些算法(与HDL Verifier™)的设计中生成SystemVerilog DPI验证组件。
开始
学习DSP HDL工具箱的基础知识
优化的hdl过滤器和转换
选择块或系统对象来创建hdl优化的硬件系统设计
HDL代码生成和部署
使用HDL Coder生成HDL代码,使用HDL Verifier验证代码,并使用硬件支持包进行原型设计
应用程序
实现雷达和无线通信应用