开始使用DSP HDL工具箱
为fpga、asic和soc设计数字信号处理应用程序
DSP HDL Toolbox™提供预验证,硬件就绪的Simulink®用于开发信号处理应用程序的块和子系统,如无线、雷达、音频和传感器处理。它包括了MATLAB接口的模板®和Simulink以及参考示例。
使用这个工具箱,您可以建模、探索和模拟DSP算法的硬件架构选项。IP块支持串行和并行处理的实现,因此您可以探索资源使用、电源和每秒千兆采样(GSPS)吞吐量性能之间的设计空间。
工具箱算法允许您在VHDL中生成可读、可合成的代码®和Verilog®(高密度脂蛋白编码器™)。您还可以从使用这些算法(与HDL Verifier™)的设计中生成SystemVerilog DPI验证组件。
教程
- FPGA实现FFT算法
在Simulink中实现两种硬件优化的FFT架构。
- 用于FPGA的高吞吐量通道器
实现吞吐量为每秒千兆样本(GSPS)的多相滤波器组信道器。
硬件的DSP设计
- fpga和asic的数字信号处理设计
使用DSP HDL工具箱块学习硬件优化DSP设计的工作流程。