主要内容

SerDes系统的设计与模拟

使用SerDes Designer应用程序设计和模拟SerDes系统

高速电子系统遭受信号退化造成的各种障碍,如阻抗失配,衰减和串扰。使用SerDes工具箱™中的均衡和增益调制块,您可以补偿由有损耗通道引入的失真。

并行转换器设计应用程序,你可以设计顶层SerDes系统和执行统计分析。使用构建块和系统对象来设计、配置、模拟和分析SerDes系统,包括发射机和接收机。

应用程序

并行转换器设计 设计和分析用于导出的SerDes系统动态仿真模块MATLAB和IBIS-AMI
参数更健康 将s参数网络转换为脉冲响应
CTLE钳工 根据CTLE传递函数拟合极点和零点

全部展开

DFECDR 具有时钟和数据恢复(CDR)的决策反馈均衡器(DFE)
CDR 模拟时钟数据恢复电路
固定资产 建模前馈均衡器
CTLE 建模连续时间线性均衡器(CTLE)
自动增益控制 自动调整增益以保持输出波形振幅
VGA 模型可变增益放大器
SaturatingAmplifier 模拟饱和放大器
IBIS-AMI clock_times 从自定义的DFECDR和CDR中恢复SerDes时钟时间值
透传 无修改地传播基带信号
模拟通道 从信道损耗度量或脉冲响应构建损耗模型
配置 在SerDes系统模型中配置系统范围的设置
眼图范围 时域信号眼图显示
刺激 在SerDes模型中设置伪随机二进制序列(PRBS)模式和要模拟的符号数量

对象

全部展开

并行转换器。DFECDR 具有时钟和数据恢复(CDR)的决策反馈均衡器(DFE)
并行转换器。CDR 时钟数据恢复功能
并行转换器。固定资产 建模前馈均衡器
并行转换器。CTLE 连续时间线性均衡器(CTLE)或峰值滤波器
并行转换器。自动增益控制 自动调整增益以保持输出波形振幅
并行转换器。VGA 模型可变增益放大器
并行转换器。SaturatingAmplifier 模型饱和放大器
并行转换器。透传 无修改地传播基带信号
并行转换器。ChannelLoss 创建简单的损耗传输线模型
并行转换器。刺激 在SerDes模型中设置伪随机二进制序列(PRBS)模式和要模拟的符号数量
SParameterChannel 将s参数转换为脉冲响应

功能

optPulseMetric 优化例程的脉冲响应度量
伪随机位序列 伪随机二进制序列
impulse2step 阶跃响应来自脉冲响应
impulse2pulse 脉冲响应来自脉冲响应
step2impulse 脉冲响应来自阶跃响应
pulse2impulse 脉冲响应中的脉冲响应
pulse2stateye 统计眼从脉搏反应
pulse2pda 从脉冲响应分析眼峰失真
pulse2wave 脉冲响应的数据模式波形
wave2pulse 数据模式波形的脉冲响应

主题

Baidu
map