5:38视频长度为5:38。
fpga和soc上的高速雷达和5G NR GSPS处理
模拟-数字转换器(adc)的进步导致了新的DSP算法的发展,这些算法需要基于帧的处理传入的高速数据,用于5G NR、雷达和信号智能等应用。硬件工程师必须实现DSP算法,确保FPGA的时钟速度、资源利用率、吞吐量和电源满足要求。使用DSP HDL Toolbox™功能在Xilinx上实现每秒千兆样本吞吐量的DDC算法®UltraScale+ RFSoC板,了解如何:
- 工程师可以为DSP算法建模、探索和模拟硬件架构选项。
- 内嵌块参数支持实现基于样本和框架的处理。
- 可以从延迟、吞吐量和资源使用的角度探讨硬件设计实现。
- 使用HDL Coder功能可以在VHDL和Verilog中生成可读、可合成的代码。
相关产品2022世界杯八强谁会赢?
了解更多
您也可以从以下列表中选择网站:
如何获得最佳的网站性能
选择中国网站(中文或英文)以获得最佳的网站表现。其他MathWorks国家网站没有针对从您的位置访问进行优化。