DSP HDL工具箱

DSP HDL工具箱

Diseñe aplicaciones de procesamiento digital de señales para FPGA, ASIC y SoC

Bloques HDL de DSP

选择一个入口的游戏块的librería优化验证硬件对实现滤波器和转换的DSP和硬件。

Algoritmos de alta tasa de transferencia

探索“转移之路”和“第二之路”(GSPS),简化“平行之路”和“数据之路”以及“建筑之路”。

Exploración de折衷de diseño

探索各种各样的想法,各种各样的权衡,diseño有潜力的故事,转移的故事,各种各样的可能性,各种各样可配置的建筑,以及parámetros,各种各样的整合。

Aplicaciones de referencia

模型,雷达模拟器,inalámbricas我们有一个雷达模拟器模拟器,它是一个真实的需要的过程,它是一个FPGA和SoC。

基于FPGA的DSP算法,ASIC和SoC

实用块,中间硬件高密度脂蛋白编码器对加速的,对实现的,原始的,和的平台FPGA。

Verificación de diseños HDL a través de cosimulación

反对高密度脂蛋白验证器,验证el lenguaje HDL generado que se ejecute en un simulador EDA soportado o en un kit de desarrollo de FPGA conectado al entorno de pruebas de MATLAB o Simulink。

¿Tiene interés en DSP HDL Toolbox?

Baidu
map