主要内容

信号完整性工具箱

模拟和分析高速串行和并行链路

信号完整性工具箱™提供了设计高速串行和并行链路的功能和应用程序。您可以生成涵盖多个参数的实验,提取设计指标,并可视化波形和结果。您可以通过分析发射机、接收机和信道的相互作用来预测运营利润率和链路性能。

该工具箱支持符合标准的IBIS-AMI模型,用于统计和时域仿真,以分析均衡和时钟恢复。您可以使用多端口s参数数据、IBIS、HSPICE和分析模型来描述通道。

“信号完整性工具箱”允许您分析波形和眼图,并在观察ISI、抖动和噪声等影响的同时测量信道质量。您可以分析频域信道的插入损耗、返回损耗和串扰,并验证是否符合IEEE 802.3、OIF、PCIe和DDR等行业标准。

在布局之前,您可以评估并优化并行和串行链路的成本、性能、可靠性和遵从性。然后,您可以执行系统的布局后验证,并将模拟结果与测量数据相关联。

开始

学习信号完整性工具箱的基础知识

串行链路设计

设计PCIe、USB、以太网等高速串行链路

并联连杆设计

设计并行链接,如DDR

行业标准信号完整性工具包

使用预先打包的信号完整性套件实现行业标准应用(PCI, DDR, CEI, USB等)

Baidu
map