Avnet RFSoC Explorer

版本2.2.0 (94 MB) Avnet
连接到AMD-Xilinx UltraScale+ RFSoC数据转换器。在MATLAB和Simulink中进行分析。使用HDL Coder部署算法。

1.6 k下载

更新8月10日

查看许可协议

使用MATLAB和Simulink连接AMD-Xilinx RFSoC
Avnet RFSoC Explorer®使用MATLAB和Simulink为AMD-Xilinx Zynq®UltraScale+™RFSoC提供可视化界面。直观的API可编程控制所有RF-ADC和RF-DAC参数,信号生成,采集。希望测试OTA信号的系统设计人员可以使用Avnet RFSoC Explorer来控制受支持的射频前端卡,用于流行的AMD-Xilinx RFSoC评估套件。算法设计者可以生成IP核,以便在RFSoC平台上执行。
支持和文档
表征RFSoC性能
AMD-Xilinx Zynq UltraScale+ RFSoC的开发首先使用Avnet RFSoC Explorer来表征数据转换器子系统。Avnet RFSoC资源管理器使您能够使用MATLAB和Simulink流标准兼容的5G, LTE和自定义波形到硬件和从硬件。
Avnet RFSoC资源管理器系统图
使用射频前端卡执行空中测试
Avnet RFSoC Explorer 通过集成连接到AMD-Xilinx Zynq UltraScale+ RFSoC Gen1和Gen3评估套件的RF前端控制,实现OTA测试。探索LTE 1800 MHz频段3和19至31 GHz之间的毫米波频段的整个信号链。
RFSoC表征和OTA测试支持的平台:
使用API和自动完成轻松编写测试脚本
快速编写脚本,以编程方式控制所有RFSoC数据转换器参数和RF附加卡信号链。自动完成建议命令和参数,以帮助您有效地使用API。
为自动测试导入电子表格预设
使用电子表格导入功能(File > Open)将排序预设加载到Avnet RFSoC Explorer中,并运行全面和可重复的测试套件。
部署RFSoC的HDL代码
当你进入算法开发的时候, Avnet RFSoC Explorer支持HDL Coder™启用 使用AMD-Xilinx Vivado®设计套件可集成到RFSoC设备的新一代IP核。
Avnet RFSoC Explorer HDL编码器支持ZCU208
支持的HDL代码生成平台:
有了这个支持包,您可以生成HDL代码和端口映射到I/O和AXI寄存器,以建立到RF瓦和DDR存储器的连接,并从MATLAB交互控制FPGA设计。

引用作为

Avnet(2022)。Avnet RFSoC Explorer(//www.ru-cchi.com/matlabcentral/fileexchange/73665-avnet-rfsoc-explorer), MATLAB中央文件交换。检索

MATLAB版本兼容性
使用R2022a创建
兼容R2021b ~ R2022a
平台的兼容性
窗户 macOS Linux

世界杯预选赛小组名单社区寻宝

在MATLAB Central中找到宝藏,并发现社区如何帮助您!世界杯预选赛小组名单

开始狩猎!
Baidu
map