从行为模型到Verilog和VHDL

版本1.0.0.0 (473 KB 阿里Behboodian
基于模型的Sigma-Delta ADC设计,从行为模型到VHDL代码。

19 k下载

更新2007年10月1

没有许可

关于模型的完整描述,请参考2007年9月的MATLAB文摘文章。

//www.ru-cchi.com/company/newsletters/digest/2007/sept/sigmadelta.html

我们提出了一系列的Simulink模型来设计一个Sigma-Delta ADC的高级行为模型。高级行为模型有一个模拟部分和一个数字部分,其中包括一个数字滤波器。我们将数字滤波器分成三个级联滤波器,使用的滤波器系数比原始滤波器少10倍。然后,我们将级联中的第一个过滤器设计为不需要乘法实现的方式。我们将我们的设计转换为定点设计。然后,我们使用Simulink HDL编码器为我们设计的过滤器生成VHDL代码。这是一个基于模型的设计的例子。

引用作为

阿里Behboodian(2022)。从行为模型到Verilog和VHDL(//www.ru-cchi.com/matlabcentral/fileexchange/16416-sigma-delta-adc-from-behavioral-model-to-verilog-and-vhdl), MATLAB中央文件交换。检索

MATLAB版本兼容性
创建R2007b
与任何版本兼容
平台的兼容性
窗户 macOS Linux
确认

启发:模型法的工具箱

世界杯预选赛小组名单社区寻宝

在MATLAB中央找到宝藏,并发现社区可以如何帮助你!世界杯预选赛小组名单

开始狩猎!
Baidu
map