DSP HDL工具箱

DSP HDLブロック

ハードウェアで検証済みの最適化された幅広いライブラリブロックから選択して,ハードウェアにDSPフィルターおよび変換を実装します。

高スルプットアルゴリズム

入力データの並列処理を変更し,サポートされているアーキテクチャを指定するだけで,ギガサンプル毎秒(gsp)レートでのスループットオプションを検討することができます。

設計トレドオフの探索

組み込みのブロックパラメーターを使用した各種の構成可能なアーキテクチャの選択について,電力,スループット,リソース使用量などの設計トレードオフに関する逐次および並列オプションを検討します。

リファレンスアプリケション

レーダー,無線,その他高速処理を必要とする実際のアプリケーションを,FPGAとSoCでモデル化,シミュレーション,展開します。

FPGA, ASIC, SoC上でのDSPアルゴリズムのプロトタeconfピング

ハドウェアで実証済みのブロックを高密度脂蛋白编码器と併用することで,どのFPGAプラットフォームでもプロトタイピングが可能なアプリケーションの開発を高速化できます。

コシミュレションによるHDL設計の検証

高密度脂蛋白验证器を使用して,MATLABまたは仿真软件のテスト環境に接続したサポート対象のEDAシミュレーターやFPGA開発キットで,生成したHDLの動作を検証します。

Baidu
map