Avnet RFSoC Explorer

バジョン2.3.1 .(90.4 mb)作成者: Avnet
连接到Xilinx UltraScale+ RFSoC千兆数据转换器。在MATLAB和Simulink中进行分析。使用HDL Coder部署算法。

ダウンロ,ド:1.8k

更新2023/3/16

ラ@ @センスの表示

使用MATLAB和Simulink连接AMD RFSoC
Avnet RFSoC Explorer®使用MATLAB和Simulink为AMD Zynq®UltraScale+™RFSoC提供可视化界面。直观的API可编程控制所有RF-ADC和RF-DAC参数,信号生成,采集。想要测试OTA信号的系统设计人员可以使用Avnet RFSoC Explorer来控制受支持的RF前端卡,用于流行的AMD RFSoC评估套件。算法设计者可以生成IP核,以便在RFSoC平台上执行。
支持和文档
表征RFSoC性能
AMD Zynq UltraScale+ RFSoC的开发从使用Avnet RFSoC Explorer描述数据转换器子系统开始。Avnet RFSoC资源管理器使您能够使用MATLAB和Simulink流标准兼容的5G, LTE和自定义波形到硬件和从硬件。
Avnet RFSoC资源管理器系统图
使用射频前端卡执行空中测试
Avnet RFSoC Explorer 通过集成连接到AMD Zynq UltraScale+ RFSoC Gen1和Gen3评估套件的RF前端控制,实现OTA测试。探索LTE 1800 MHz频段3和19至31 GHz之间的毫米波频段的整个信号链。
RFSoC表征和OTA测试支持的平台:
使用API和自动完成轻松编写测试脚本
快速编写脚本,以编程方式控制所有RFSoC数据转换器参数和RF附加卡信号链。自动完成建议命令和参数,以帮助您有效地使用API。
为自动测试导入电子表格预设
使用电子表格导入功能(File > Open)将排序预设加载到Avnet RFSoC Explorer中,并运行全面和可重复的测试套件。
部署RFSoC的HDL代码
当你进入算法开发的时候, Avnet RFSoC Explorer支持HDL Coder™启用 使用AMD Vivado®设计套件可集成到RFSoC设备的新一代IP核。
Avnet RFSoC Explorer HDL编码器支持ZCU208
支持的HDL代码生成平台:
有了这个支持包,您可以生成HDL代码和端口映射到I/O和AXI寄存器,以建立到RF瓦和DDR存储器的连接,并从MATLAB交互控制FPGA设计。

引用

Avnet(2023)。Avnet RFSoC Explorer(//www.ru-cchi.com/matlabcentral/fileexchange/73665-avnet-rfsoc-explorer), MATLAB中央文件交换。取得済み

Matlabリリ,スの互換性
作成:R2022b
R2022a以降R2022b以前と互換性あり
プラットフォ,ムの互換性
窗户 macOS Linux
カテゴリ
帮助中心およびMATLAB的答案5 g的工具箱にいてさらに検索

世界杯预选赛小组名单社区寻宝

在MATLAB Central中找到宝藏,并发现社区如何帮助您!世界杯预选赛小组名单

开始狩猎!
バ,ジョン 公開済み リリ,スノ,ト
2.3.1

错误修复
固定API 'OpenFile'固定
CLK104和下游锁相环的可靠锁相

tripwire

支持R2022a、R2022b
增强DAC输出绘图在IMR DUC模式的频率规划
API cmd: Avnet_RFSoC_Explorer('getDtrx2Hw')从Otava DTRX2卡读取设置
Avnet_RFSoC_Explorer('OpenFile')从电子表格加载参数

2.2.0

支持的MATLAB版本:R2022a, R2021b
使用文件>打开从电子表格导入设置
API cmd: Avnet_RFSoC_Explorer('ADC_setDSA')
Avnet_RFSoC_Explorer('DAC_setVOP')
输入API命令时自动完成
从任何目录运行app

魅惑

支持两个最新的MATLAB版本:R2021a, R2021b。
保存ADC数据的多通道和多个捕获。
新的API命令行。
多个错误修复,包括重复/阴影路径的问题。

2.0.1

修复报告的与缺少图形文件相关的错误。

2.0

API编程控制所有RF-ADC和RF-DAC参数,信号产生,采集
支持Xilinx ZCU208平台上的Xilinx RFSoC Gen3
支持Avnet宽带毫米波无线电开发工具包的RFSoC Gen-3
多个错误修复

1.1.0

次要版本v1.1.0增加了2个特性:
-支持DAC输出电流的全局编程
-复制ADC样本缓冲区到基本工作区

1.0.3

增加了免费MATLAB无线试用包的链接和对Xilinx通信工具箱™支持包的确认®Zynq®的电台

1.0.2中

轻微的印刷错误

1.0.1

修改描述和项目网址。

1.0

Baidu
map