主要内容

信号完整性的工具箱

模拟和分析高速串、并行链路

Signal Integrity Toolbox™提供了用于设计高速串行和并行链路的函数和应用程序。您可以生成包含多个参数的实验,提取设计指标,并可视化波形和结果。通过分析发射机、接收器和通道的相互作用,您可以预测运行裕度和链路性能。

该工具箱支持符合标准的IBIS-AMI模型,用于统计和时域模拟,以分析均衡和时钟恢复。可以使用多端口s参数数据、IBIS、HSPICE和分析模型来描述通道。

“信号完整性工具箱”允许您分析波形和眼图,并在观察ISI、抖动和噪声等影响的同时测量通道质量。通过频域分析信道的插入损耗、返回损耗和串扰,验证该信道是否符合IEEE 802.3、OIF、PCIe、DDR等行业标准。

在布局之前,您可以权衡并优化并行和串行链接的成本、性能、可靠性和遵从性。然后,您可以执行系统的布局后验证,并将模拟结果与测量数据关联起来。

开始

学习信号完整性工具箱的基础知识

串行连接设计

设计高速串行链路,如PCIe、USB和以太网

并行链接设计

设计并行链接,如DDR

工业标准信号完整性套件

使用预先打包的信号完整性套件实现行业标准应用程序(PCI, DDR, CEI, USB等)

Baidu
map