混合信号Blockset

混合信号Blockset

Concevoir,分析器和模拟器systèmes analgiques et à signaux mixtes

Mixed-Signal Blockset™提议des modèles de composants et d'缺陷,des outils d'analyses et des test bench pour le design et la vérification de circuits intégrés à signaux mixtes (IC)。

pouous pouvez modéliser des PLL, des convertisseurs de données et d'autres systèmes à différents niveaux d'abstraction。Ces modèles peuvent être utilisés pour simuler des composants à signaux mixtes avec des算法DSP complex et de la loggique de contrôle。Vous pouvez personaliser ces modèles pour包括des缺陷,telles que le bruit, la non-linéarité, le jitter et les effets de量化。La仿真rapide au niveau système utilant les solveurs Simulink®à pas可变永久de débugger l'implémentation et d'identifier les défauts de design sans simuler l'IC au niveau晶体管。

混合信号分析仪,量杯分析仪,趋势标识器和混合信号可视化器。L'option d'intégration de Cadence®Virtuoso ADE avec MATLAB permet d'importer dans MATLAB®Des base de données de résultats de仿真au niveau电路。Sinon, vous pouvez importer une netlist SPICE et créer ou modifier un circuit linéaire et invariant avec des éléments extrits du design de l'IC。Le blockset提议函数d'analyse pour Le post traitement des résultats de simulation afin de vérifier les spécifications, d'ajuster les caractéristiques et d' extrire des measures。

混合信号分析器

Utilisez l'application混合信号分析仪倒可视化,分析仪和标识符manière交互式信号混合。L'option d'intégration de Cadence Virtuoso ADE avec MATLAB permet d'importer des bases de données de résultats de simulation dans MATLAB。

Design d'une boucle à verrouillage de phase

孔塞维兹和小圆球à verrouillage de phase (PLL) au niveau système。Les architectures types component des PLL à division par entier N avec prédiviseurs à module simple ou double et des PLL à division par fraction N avec accumulateurs ou modulateurs delta-sigma。Vérifiez et visualisez la réponse en boucle ouverte et en boucle fermée de vos设计。

设计adc和DAC

孔塞维兹等转换器données analogiques-numériques (ADC) et numériques-analogiques (DAC) au niveau système。Les架构类型包括ADC flash和连续近似(SAR) DAC二进制文件pondérés和segmentés。

相位和抖动

Modélisez在ADC上的抖动spécifiez在域上的任意相位轮廓fréquentiel在VCO和PLL上。想象影响与图表的关系。

测量和测试台架

生命周期的时间,生命周期的轮廓fréquence生命周期的功能。Caractérisez les performance des bloc de base tels que les VCO, les PFD and les pompes de charge。Mesurez les caractéristiques AC et DC et le抖动d'ouverture ADC。

模型comportementaux

Concevez votre système à signaux mixtes à le 'aide de blocs de base tel que de pompes de charge, des filres de boucle, des détecteurs de fréquence de phase (PFD), des振荡器commandés en tension (VCO), des除数和时钟源échantillonnage。Vous pouvez ajuster加上précisément des modèles类比à un niveau d'abstraction inférieur avecSimscape电气™

Témoignage d'utilisateur: GN Hearing

«Auparavant, nous ne savions pas comment nos designs allaient réagir au jitter avant de les tester sur la puce。维护数学模拟效果système avec des modèles à温度离散和连续的Simulink,伪逻辑réalisons le tapeout d'une puce, nous sommes sûrs qu'elle va函数。»

亨里克·霍尔姆·约翰森,GN听力
Baidu
map